10MHzから44.1KHzを作る方法

そこそこゆらぎの少ない基準クロックは手にはいりましたが、肝心のワードクロックをどうするかという問題が残っています。たとえばHP 33250Aで作ってやるのは至極簡単で、おそらくはジッタの少ない良質の信号になることでしょうが、それでは無駄が多すぎますよね。

となると思いつくのは、レートマルチプライヤーを使って無理矢理作るか、逓倍と分周を繰り返し、最後に2分周して出すやり方でしょう。
カウンターを使って分周するのは簡単ですが、逓倍ってどうやってやるんだろ??
PLLを使うしかないのだろうか?VCOを使うと必ずジッターが増えますが。アンバッファーのCMOSを使ったリングオシレータみたいな逓倍器もあったような気もしますが。
いずれにせよ44.1Kを作るには3逓倍と7逓倍が必要で、たぶん逓倍はアナログ式になるんでしょうね。
こりゃ結構めんどくさそうです。